分分彩网站汽车仪表有限公司欢迎您!
分分彩网站【精品】数字钟

分分彩网站【精品】数字钟

  目 录 摘要 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1 ABSTRACT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1 1. 电道打算道理及框图 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2 1.1 剖释哀求, 画出道理框图 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1.2 单位电道打算 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2 3 1. 2. 1 计数电道 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3 1. 2. 2 译码显示电道 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5 1. 2. 3 校时电道 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9 1. 2. 4 秒脉冲发作器 1.3 总体电道 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11 14 2. 仿真测试 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14 3. 元件清单 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16 4. 心得理解 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18 参考文献 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20 摘要 数字钟是一种用数字电道工夫实行时、 分、 秒计时的装配, 与呆滞式时钟比拟具有更高的凿凿性和直观性, 且无呆滞装配, 具有更长的利用寿命, 已取得平常的利用。 数字钟的打算法子有很众种, 比方, 可用中小范畴集成电道构成电子钟; 也可能使用专用的电子钟芯片配以显示电道及其所必要的外围电道构成电子钟; 还可能使用单片机来实行电子钟等等。 这些法子都各有其特性, 此中使用单片机实行的电子钟具有编程天真, 并便于功用的扩展。 此次打算的数字钟分为以下几个模块: 秒脉冲发作器, 数字显示模块, 计数模块, 校时模块, 抗发抖模块。可落成暂停, 调时, 整点报时功用。 Abstract A digital clock is a kind of digital circuit technology, minutes and seconds when the timing device, and the mechanical clock is higher than the accuracy and intuitive, and no mechanical device, has long use life, has been widely used. A digital clock design method, for example, there are many kinds of medium scale integrated circuit used electric clock, Also can use special electric clock chips with display circuit and the need of peripheral circuit electric clock, Still can use to realize electric clock chip, etc. These methods are each has its own characteristics, which use the microcontroller programming, flexible and electric clock to function. The design of the digital clock is divided into the following several modules: second pulse generator, digital display module, counting module, school, vibration module when module. Can complete suspension, adjustable, on time. 环节字: 数字时钟(digital clock)、 计时(time counting)、 校时(timing)、 秒脉冲电道(pulse per second circuit)、 显示电道(display circuit) 1. 电道打算道理及框图 1.1 剖释哀求, 画出道理框图 此次课程打算哀求是打算数字钟电道并创制实物编制, 依照根本哀求, 咱们剖释全部职业取得以下四点: (1) 打算一个秒脉冲发作器。 (2) 打算一个两个 60 进制计数器和一个 24 进制计数器。 (3) 打算调时电道。 (4) 打算抗发抖电道。 (5) 打算显示电道。 (6) 将各电道连合起来。 可用于时钟计数及校时电道的总体计划框图如 1. 1 所示: 图 1.1 总体方框图 1 秒脉冲爆发的信号是电道的时钟脉冲和依时法式, 电道采用晶体振荡电道及分频电道来实行。 译码显示电道用 74LS47 及共阳极七段显示译码管组成。 校时电道用开闭及简便逻辑门来实行。 1.2 单位电道打算 1.2.1 计数电道 计数器按计数的功用来分, 可分为加法计数器、 减法计数器和可逆计数器;按进位基数来分, 可分为二进制计数器、 十进制计数器和肆意进制计数器; 按计数的进位办法来分, 可分为同步计数器和异步计数器。 译码器是一个众输入、 众输出的组合逻辑电道, 它的功用是把给定的代码举行“翻译”, 造成相应的状况,使输出通道中相应的一起有信号输出。 计数器选用中范畴集成电道 74LS390 举行打算, 74LS390 是常用的双二-五-十进制计数器, 它采用 8421 码二十进制编码, 并具有直接置零端。 1、 74LS390 的管事道理是: A. 将输出 QA与输入 B 连结, 组成 8421BCD 码计数器; B. 将输出 QD与输入 A 连结, 组成 5421BCD 码计数器; C. 有异步清零功用。 其引脚图如下: 图 1.2 74LS390 引脚图 2、 由 74LS390 组成的六十进制加计数器如图 1. 3: 图 1. 3 74LS390 组成的六十进制加计数器 它的计数道理是: 低位计数器 U2(右) 正在 CPA 端时钟脉冲功用下作加计数,而只要当低位端DQ 由 1 变为 0 时 (即十进制轮回一个周期), 高位计数器 U1 (左)才做加计数, 直到加到 6 那一刻因为置零端此时出手有用, 于是高位计数器从头回到 0, 此时计数器显示 00, 然后从头下一轮计数, 于是便组成从 00-59 计数,即 60 进制。 此处, 当十位为 6 时, 即十位cQ 为 1BQ 为 1 时, 清零, 则用与门接出cQ 、BQ , 与门输出端接 RD,则当为 60 时就立即被清零, 造成零, 60不呈现。 3、 由 74LS390 组成的 24 进制加计数器。 同理, 看待 24 进制的加计数器, 道理根本一律。 低位计数器 U2(右) 正在 CPA端时钟脉冲功用下作加计数, 而只要当低位端DQ 由 1 变为 0 时(即十进制轮回一个周期), 高位计数器 U1(左) 才做加计数, 直到加到 6 那一刻因为置零端此时出手有用, 于是高位计数器从头回到 0, 此时计数器显示 00, 然后从头下一轮计数, 于是便组成从 00-24 计数, 即 60 进制。 此处, 当十位为 2 个位为 4 时,即十位BQ 为 1 个位cQ 为 1 时, 清零, 则用与门接出个位cQ 、 十位BQ , 与门输出端接 RD,则当为 24 时就立即被清零, 造成零, 24 不呈现。 其道理图如图 1. 4: 图 1. 4 74LS390 组成的 24 进制加计数器 计时电道用与门实行进位功用, 所用与门为 74LS08. 1.2.2 译码显示电道 要是把 7 段数码管的每一段都等效成发光二极管的正负两个极, 那共阳显示办法便是把 abcdefg 这 7 个发光二极管的正极衔接正在沿道并接正极电源; 它们的 7 个负极接到 7 段译码驱动电道 74LS47 的相对应的驱动端上 ( 也 是 abcdefg)。 1、 由 74LS47 组成数码管的驱动电道 74LS47 芯片是一种常用的共阳极七段数码管译码器及驱动器, 常用正在各式数字电道和单片机编制的显示编制中, 74LS47 显示译码器的功用如下外: 外 1.1 74LS47 的真值外 H=高电平 L=低电平 × =未必 注: ( 1) 当必要 0 到 15 的输出功用时, 灭灯输入( BI) 必需为开道或维持正在高逻辑电平, 若不要灭掉十进制零, 则动态灭灯输入( RBI) 必需开道或处于高逻辑电平。 ( 2) 当低逻辑电平直接加到灭灯输入( BI) 时, 不管其它 任何输入端的电平若何, 一切段的输出端都闭死。 ( 3) 当动态灭灯输入( RBI) 和 输入端 A、 B、 C、 D 都处于低电平而试灯输入(LT) 为 高时, 则一切段的输出端进入紧闭且动态灭灯输出( RBO)处于低电平( 反映要求) 。 ( 4) 当灭灯输入/动态灭灯输出 ( BI/RBO) 开道或维持正在高电平, 且 将低电平加到试灯输入(LT) 时, 一切段的输出端都得翻开。 BI/RBO 是用作灭灯输入( BI) 与/或动态灭灯输出( RBO) 的线与逻辑。 LT为试灯输入, 当 LT=0,B I/BRY=1 时, 若七段均完整, 显示字形是“8”,该输入端常用于查验 74LS48 显示器的是非; 当 LT=1 时,分分彩网站 译码器方可举行译码显示。BRI用来动态灭零, 当 LT = 1 时, 且BRI =0, 输入 A3A2A1A0=0000时, 则B I/BRY=0 使数字符的各段熄灭, 当译码输入不全为 0 时该位平常显示,本输入端用于消隐无效的 0;B I/BRY 为灭灯输入/灭零输出端, 行为输入利用时, 当 B I =0 时不管输入若何, 数码管不显示数字; 行为输出利用时, 受控于LT、BRI , BRI为独揽低位灭零信号, 当BRY=1 时, 证明本位处于显示状况, 若BRY=0, 且低位为零, 则低位零被熄灭。 该电道正在使用 中 可能驱动共阳极的发光二极管或直接驱动白 炽灯指示器。 7447 之输出系为驱动器打算, 其逻辑 0 之吸入电流高达 40mA, 故正在利用必需参预 330 阁下电阻加以限流, 省得过大电流流经 LED 而废弃显示器。 74LS47 十位引脚图如下图: 图 1 .5 74LS47 引脚图 2、 共阳极七段显示译码管的引脚图如下: 图 1.6 共阳极七段显示译码管的引 脚图 七段显示译码管要串上电阻才行, 不然电流过大会烧坏管子。 此处咱们利用的是左边的一种共阳极七段显示译码管。 3、 把六片的 LAMP 置高电平, 译码器管事。 全部电道如下: 图 1. 7 计时电道 1.2.3 校时电道 看待秒校时电道, 只需让衔接秒计时电道的 CP 无法输送到即可, 待到法式秒钟数字与停下秒针数字一律时就让秒钟克复计时, 即让秒钟计时电道的 CP 从头可能输入即可。 看待分实时校时电道, 先让分实时计时电道停下来, 再举行校时即可, 全部步伐为: 开始让分实时计时电道的 CP 中止输入, 再采用手动按键开闭所爆发的脉冲让分和时的计数电道可能举行数字的调节。 秒脉冲校时电道如下图: 图 1. 8 秒脉冲校时电道 秒脉冲校时电道是用一个简便逻辑门电道二输入与门电道, 判袂实行脉冲 CP 的输入和中止输入。 这个与门的一个输入端接使电道计时的 CP 脉冲, 另一个输入端接独揽电道。 如上图所示, 当开闭断开时, 即按键开闭弹起时, 与门的另一个输入端为高电平, 与门翻开, CP 脉冲平常输入;当开紧闭合式, 即按键开闭按下时, 与门的另一个输入端为低电平, 与门闭断, CP 脉冲不行平常输入。 平常计往往, 令开闭断开, 即按键开闭自 然弹起; 必要校往往, 令开紧闭合, 假使按键开闭按下, 当秒时钟停下所显示数字与法式数字一律时,令秒时钟克复行走, 即再让按键开闭克复到自 然的弹起状况。 分校时电道或时校时电道如下图: 图 1.9 分脉冲或时脉冲校时电道 分校时电道或时校时电道是用两个与非门及两个反相器来判袂实行 CP的输入和中止输入以及校时功用的。 如上图所示, 两个与非门, 当开闭均断开时, 即按键开闭都处于自 然弹起状况时, CP 平常输入; 当开闭有一个闭合即按键有一个开闭按下时, CP 不行输入, 普通使右边一个开紧闭合来遏制 CP 的输入。 当必要校往往, 开始使 CP 中止输入信号, 然后举行教校时。 则先使右边开紧闭合, 再让左边的开闭一闭一合地举行时钟数字调节。每次开闭一闭一合均爆发一个脉冲, 也包蕴有一个降低沿, 使时钟被触发,进而可能抵达时钟数字调节。 与非门用 4-2 输入的 74LS00, 反相器用 6-2 输入的 74LS04。 由于此处有手动开闭, 于是涉及到抗发抖的题目。 咱们选用电容来抗发抖, 由于电容有不行使电荷霎时改动的功用。 但电容不行选的太大, 不然会影响全豹电道的安闲性, 况且也会延迟工夫, 使工夫禁止, 秒计时电道的抗发抖电容太大还会与其直接连结的秒脉冲电道的频率, 使其频率变小。 若电容选的太小, 抗发抖本事差, 于是归纳来阿谁方面商酌, 咱们正在秒计时电道选用几十 pf 的电容, 正在分计时电道和十计时电道, 采用几 uf 的电容。 其余为了 避免电源直接对电容充放电会有担心闲成分爆发, 于是正在电容的歧道上串联一小电阻, 既不改动电道的总的电阻值, 但会使电道更安闲。 1.2.4 秒脉冲发作器 触发脉冲是由晶体振荡电道爆发的, 输出方波振荡频率为即为晶体振荡频率。 正在此处, 咱们选用振荡频率为 32768HZ 的晶体振荡器。 为了取得所需的 1HZ的脉冲信号, 需对晶体振荡器的输出信号举行 15 分频。 此处用到了一个可能 14 分频的芯片 CD4060. 从 CD4060 芯片 14 分频后输出的信号正在颠末 D 触发器举行又一次分频, 已获取 1HZ 的脉冲信号。 全部电道如下: 图 1.10 秒脉冲发作电道 X1 为振荡频率为 32768HZ 的晶体振荡器。 Q13 的输出为颠末了 14 分频后的信号。 D 触发器的 CP 端接 CD4060 的 Q13 输出端, D 接_Q, 输出为 Q,则可抵达二分频的功用。 如下图为 CD4060 的引脚图: 图 1.11 CD4060 的引 脚图 下图为 CD4060 举行 14 分频的电道图: 图 1.12 CD4060 的电道图 下外为 CD4060 的线 的真值外 下图为双 D 触发器 4013 的引脚图: 图 1 .1 3 双 D 触发器 401 3 的引脚图 1.3 总体电道 图 1.14 总体电道图 此电道由计时电道、 校时电道、 显示电道构成。 该电道元件清单如下: 2. 仿真测试 此电道用 Proteus 举行仿线 数字钟仿线. 心得理解 此次课程打算从剖释哀求到打算电道到焊板子到写讲演都学到了 良众东西, 闭于外面的执行的。 固然此次这个历程中 碰到了 很众艰苦, 但也找到了 不少兴味。 咱们两小我一组, 咱们的电道是遵照以前学过的学问打算出 来的。 咱们开始打算电道图, 然后用 Proteus 举行仿真, 出了 结果后咱们就去买元件,然后举行焊板子。 我认为此次课程打算最难的便是焊板子, 焊板子要商酌板子的构造,焊的先后递次, 要是递次焊的有点过错, 很不妨就焊不出来了 。 咱们开始焊的是秒脉冲发作器, 咱们正在把板子连好此后, 挖掘秒脉冲不行起振, 颠末重复查验才挖掘时 4060 的 12 脚没接地, 将这个舛误更改后咱们取得了 一个机能对照不错的秒脉冲发作器。 自后们举行的是时钟首要电道板的衔接。 因为出手时不明晰 7 段显示译码管正在接点源时要串 电阻, 一出手就烧了 两个, 让咱们很苦恼。 然而从中取得了 启 发, 便是正在接电道的历程中要接上拉电阻。 然后举行的是调试, 调试历程中挖掘开闭不行抗发抖, 然后咱们又思用电容来抗发抖, 不过挖掘电容直接接上去后使电道担心闲, 咱们又正在电容歧道上串 了 一个小电阻, 既不改动总体电道的阻值, 又使电道维持根本安闲, 电容不行太大也不行太小, 太小的话会使抗发抖结果欠好, 太大的话使反合时间过长, 导致调时艰苦。 正在此次的数字钟打算历程中, 更进一步地熟练了 芯片的机闭及驾御了各芯片的管事道理和其全部的利用法子. 正在衔接六进制, 十进制, 六十进制的进位及十二进制的接法中, 哀求熟练逻辑电道及其芯片各引脚的功用, 那么正在电道堕落时便能凿凿地寻找舛误所正在并实时更正了 . 正在打算电道中, 往往是先仿真后衔接实物图, 但有时刻仿真和电道衔接并不是齐备一律的, 比方仿真的衔接示妄思中, 往往没有接高电平的 16 脚或 14 脚以及接低电平的 7 脚或 8 脚, 于是正在实质的电道衔接中往往容易脱漏.又比方 74LS390 芯片, 其自身 便是一个十进制计数器, 正在仿真电道中必需衔接反应线才干平常显示, 而正在实质电道中无需再衔接, 于是仿真图和电道衔接图仍是有必定区其余. 正在打算电道的衔接图中堕落的首要来由都是接线和芯片的接触不良以及接线的舛误所惹起的. 参考文献 [1] 谢自美. 电子线道打算 实习 测试. 华中理工大学出书社, 2005.5 [2] 彭介华主编. 电子工夫课程打算向导. 上等培养出书社 [3] 康华光. 电子工夫底子数字一面(第五版) . 上等培养出书社, 2006 [4] 李哲英主编. 电子工夫及其使用底子(数字一面) . 上等培养出书社, 2003

相关产品推荐

友情链接:

在线客服 :     服务热线: 4008-668-998     电子邮箱: 329465598@qq.com

分分彩网站 于2010年成立,专业经营各项彩票业务,现与AK平台合作,推出高频彩票现金投注网,开种广东快乐十分、重庆时彩、北京快乐8、北京赛车PK10等项目,完全自助注册开户,现金开户, 现金投注。我们拥有稳定的平台,成...

Copyright © 分分彩网站汽车仪表有限公司 版权所有